AD9528BCPZ是(ADI)推出的JESD204B/JESD204C时钟发生器 ,采用 LFCSP-72 封装,支持多器件同步。以下是其核心特性:14路输出,可配置为HSTL或LVDS最大输出频率6路输出高达1.25 GHz8路输出高达1 GHz取决于压控晶体振荡器(VCXO)频率精度(启动频率精度:<100 ppm)每路…
AD9528BCPZ是(ADI)推出的JESD204B/JESD204C时钟发生器 ,采用 LFCSP-72 封装,支持多器件同步。以下是其核心特性:
14路输出,可配置为HSTL或LVDS
最大输出频率
6路输出高达1.25 GHz
8路输出高达1 GHz
取决于压控晶体振荡器(VCXO)频率精度(启动频率精度:<±100 ppm)
每路输出均提供专用的8位分频器
粗调延迟: 63个步长为RF VCO分频器输出频率一半的步进,不受抖动影响
微调延迟: 15个步进,分辨率为31 ps
典型输出间偏斜: 20 ps
针对奇数分频器设置提供占空比校正
输出12和输出13,上电时VCXO输出
绝对输出抖动: <160 fS(122.88 MHz时)
12 kHz至20 MHz积分范围
数字锁频检测
SPI和I2C兼容型串行控制端口
双PLL架构
PLL1
利用外部VCXO实现参考输入时钟清零
鉴相器速率:最高110 MHz
冗余参考输入
自动和手动参考切换模式
恢复式和非恢复式切换
保持模式支持参考丢失检测
VCXO提供的低噪声LVDS/HSTL输出可用于射频/中频(RF/IF)频率合成器
PLL2
鉴相器速率:最高275 MHz
集成低噪声VCO
详情
AD9528BCPZ是一款双级PLL,集成JESD204B/JESD204C SYSREF发生器,可用于多器件同步。第一级锁相环(PLL) (PLL1)通过减少系统时钟的抖动,从而实现输入基准电压调理。第二级PLL (PLL2)提供高频时钟,可实现来自时钟输出驱动器的较低积分抖动以及较低宽带噪声。外部VCXO提供PLL2所需的低噪声基准电压,以满足苛刻的相位噪声和抖动要求,实现可以接受的性能。片内VCO的调谐频率范围为3.450 GHz至4.025 GHz。集成的SYSREF发生器输出单次、N次或连续信号,并与PLL1和PLL2输出同步,以便对齐多个器件的时间。
AD9528BCPZ产生最高频率为1.25 GHz的六路输出(输出0至输出3、输出12和输出13),以及最大频率高达1 GHz的八路输出。每一路输出均可配置为直接从PLL1、PLL2或内部SYSREF发生器输出。14路输出通道的每一路都包含一个带数字相位粗调功能的分频器,以及一个模拟微调相位延迟模块,允许全部14路输出具有时序对齐的高度灵活性。AD9528BCPZ还可用作灵活的双通道输入缓冲器,以便实现14路器件时钟和/或SYSREF信号的分配。启动时,AD9528BCPZ直接向输出12和输出13发送VCXO信号,用作启动就绪时钟。
典型应用
高性能无线收发器
LTE和多载波GSM基站
无线和宽带基础设施
医疗仪器
为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟;支持JESD204B/JESD204C
低抖动、低相位噪声时钟分配
自动测试设备(ATE)和高性能仪器仪表
基本参数
产品:AD9528BCPZ
PLL:带旁路
输入:CMOS,HSTL,LVDS
输出:HSTL,LVDS
电路数:1
比率 - 输入:输出:2:14
差分 - 输入:输出:是/是
频率 - 最大值:1.25GHz
分频器/倍频器:是/无
电压 - 供电:3.135V ~ 3.465V
工作温度:-40°C ~ 85°C
安装类型:表面贴装型
器件封装:72-LFCSP-VQ(10x10)
立即行动,访问明佳达电子官网(www.hkmjd.com)查询AD9528BCPZ库存及采购报价。
电话咨询:86-755-83294757
企业QQ:1668527835/ 2850151598/ 2850151584/ 2850151585
服务时间:9:00-18:00
联系邮箱:chen13410018555@163.com/sales@hkmjd.com
公司地址:广东省深圳市福田区振中路新亚洲国利大厦1239-1241室
CopyRight©2022 版权归明佳达电子公司所有 粤ICP备05062024号-12
官方二维码
友情链接: